| Tên hội đồng | Phòng | Ngày bắt đầu | Giờ | Thành viên hội đồng 1 | Thành viên hội đồng 2 | Thành viên hội đồng 3 |
|---|---|---|---|---|---|---|
| Hội đồng 1 | K.A101 (Khu K) - Phòng học lý thuyết | 29/12/2025 | 7h30 | TS Phan Thị Lan Anh | ThS Trần Thị Trà Vinh |
STT |
THÔNG TIN SINH VIÊN |
TÌNH HÌNH THI |
|||||
|---|---|---|---|---|---|---|---|
SỐ THẺ |
HỌ VÀ TÊN |
NGÀY SINH |
LỚP SH |
ĐỀ TÀI |
GHI CHÚ |
||
| 1 | 22CE053 |
NGUYỄN HỒ NHẬT | MINH | 05/10/2004 | 22IC | DESIGN A SIMPLE PICORV32 RISC-V CORE ON FPGA |
|
| 2 | 22CE048 |
NGÔ KHÁNH TÙNG | LÂM | 24/06/2004 | 22IC | Flash ADC 3 bit |
|
| 3 | 22CE037 |
TRẦN NHẬT | HOÀNG | 14/09/2004 | 22IC | Flash ADC 3 bit_ |
|
| 4 | 22CE080 |
PHẠM NGUYỄN HỮU | TIẾN | 18/05/2004 | 22IC | THIẾT KẾ BỘ MÃ HÓA AES 128 |
|
| 5 | 22CE049 |
DƯƠNG THỊ | LIÊN | 29/02/2004 | 22IC | THIẾT KẾ LÕI PICORV32 RISC-V ĐƠN GIẢN TRÊN CÔNG NGHỆ SKYWATER 130NM SỬ DỤNG OPEN SOURCE TOOLS |
|
| 6 | 22CE085 |
NGÔ TRỊNH | TRUNG | 01/08/2004 | 22IC | THIẾT KẾ VÀ MÔ PHỎNG BỘ CỘNG CARRY SAVE ADDER VÀ TÍNH CÔNG SUẤT BẰNG PHẦN MỀM CADENCE |
|
| 7 | 22CE054 |
NGUYỄN NHẤT | MINH | 28/01/2004 | 22IC | THIẾT KẾ VÀ MÔ PHỎNG BỘ CỘNG HAI SỐ 16 BIT TRÊN PHẦN MỀM QUARTUS II BẰNG NGÔN NGỮ VERILOG |
|
| 8 | 22CE024 |
HOÀNG THANH | ĐỨC | 08/04/2004 | 22IC | THIẾT KẾ VÀ TRIỂN KHAI HỆ THỐNG NÉN ẢNH TRÊN FPGA |
|
| 9 | 22CE022 |
PHẠM THÀNH | ĐẠT | 08/08/2004 | 22IC | Thiết kế bộ ALU 32-bit dạng Ripple-Carry tối ưu năng lượng |
|
| 10 | 22CE035 |
VÕ MINH | HIẾU | 01/11/2004 | 22IC | Thiết kế bộ lọc FIR (Finite impulse response) trên FPGA ứng dụng trong xử lý âm thanh |
|
| 11 | 22CE061 |
NGUYỄN TRƯƠNG HOÀNG | OANH | 31/12/2004 | 22IC | Thiết kế bộ tăng tốc phép toán tích chập 2D trên phần cứng. |
|
| 12 | 22CE058 |
NGUYỄN THIÊN | NHẬT | 22/01/2002 | 22IC | Thiết kế bộ tăng tốc phép toán tích chập 2D trên phần cứng._ |
|
| 13 | 22CE096 |
NGUYỄN TRẦN PHONG | VŨ | 19/09/2004 | 22IC | Thiết kế bộ xử lí số học và logic ALU hai ngõ vào 16 bit. |
|
| 14 | 22CE097 |
TRẦN CÔNG HOÀNG | VŨ | 01/01/2004 | 22IC | Thiết kế bộ xử lí số học và logic ALU hai ngõ vào 16 bit._ |
|
| 15 | 22CE020 |
HOÀNG XUÂN | ĐẠT | 06/06/2004 | 22IC | Thiết kế bộ xử lí ảnh bằng FPGA |
|
| 16 | 22CE021 |
NGÔ TIẾN | ĐẠT | 03/02/2004 | 22IC | Thiết kế bộ xử lí ảnh bằng FPGA_ |
|
| 17 | 22CE083 |
PHAN NHẬT | TỐNG | 19/09/2004 | 22IC | Thiết kế bộ điều chế PWM điều khiển tốc độ động cơ DC |
|
| 18 | 22CE025 |
NGUYỄN MINH | ĐỨC | 06/03/2004 | 22IC | Thiết kế hệ thống khuếch đại tín hiệu cảm biến Analog – Mixed Signal sử dụng mạch khuếch đại vi sai, Op-Amp CMOS hai tầng và ADC 4-bit. |
|
| 19 | 22CE006 |
NGÔ XUÂN | BÁCH | 14/11/2004 | 22IC | Thiết kế khối ALU 8-bit trên nền tảng ASIC/FPGA |
|
| 20 | 22CE026 |
NGUYỄN TRƯỜNG | ĐỨC | 20/10/2004 | 22IC | Thiết kế và mô phỏng ALU hai chế độ (Dual-Mode ALU) sử dụng Logisim Evolution |
|
| 21 | 22CE036 |
CAO ĐẠI | HOÀNG | 02/10/2004 | 22IC | Thiết kế và mô phỏng ALU hai chế độ (Dual-Mode ALU) sử dụng Logisim Evolution_ |
|
| 22 | 22CE027 |
TRẦN HÀ | GIANG | 22/09/2004 | 22IC | Thiết kế và mô phỏng CPU RISC 16-bit dạng Pipeline bằng Verilog HDL |
|
| 23 | 22CE081 |
TRẦN MINH | TIẾN | 04/01/2004 | 22IC | Thiết kế và mô phỏng CPU RISC 16-bit dạng Pipeline bằng Verilog HDL |
|
| 24 | 22CE031 |
LÊ PHÚ | HÀO | 01/01/2004 | 22IC | Thiết kế và mô phỏng CPU RISC 16-bit dạng Pipeline bằng Verilog HDL_ |
|
| 25 | 22CE066 |
LÊ MINH | QUÂN | 28/04/2004 | 22IC | Thiết kế và mô phỏng bộ ALU 32 bit sử dụng kiến trúc Carry Lookahead trong mạch tích hợp số |
|
| 26 | 22CE072 |
NGUYỄN HỮU ANH | TÀI | 08/04/2004 | 22IC | Thiết kế và mô phỏng bộ ALU 32 bit sử dụng kiến trúc Carry Lookahead trong mạch tích hợp số_ |
|
| 27 | 22CE045 |
ĐÀO HOÀNG ĐỨC | KHÔI | 04/01/2004 | 22IC | Thiết kế và mô phỏng bộ cộng 16 bit sử dụng FPGA |
|
| 28 | 22CE039 |
DƯƠNG VĂN | HUY | 11/08/2003 | 22IC | Thiết kế và mô phỏng bộ cộng 16 bit sử dụng FPGA_ |
|
| 29 | 22CE088 |
LÊ HỒ ANH | TUẤN | 25/11/2004 | 22IC | Thiết kế và mô phỏng bộ xử lý FFT 16 bit sử dụng thuật toán Radix-2 |
|
| 30 | 22CE095 |
NGUYỄN HUY | VŨ | 24/05/2004 | 22IC | Thiết kế và mô phỏng bộ xử lý FFT 16 bit sử dụng thuật toán Radix-2_ |
|
| 31 | 22CE094 |
NGUYỄN ĐẶNG HOÀNG | VŨ | 01/05/2004 | 22IC | Ứng dụng FPGA Onekiwi 4k trong thiết kế bộ 22IC đếm thời gian, giao diện HDMI và điều khiển LED. |
|